“最近最少使用算法”(LRU算法),它是將最近一段時間內(nèi)最少被拜候過的行淘汰出局 。因此需要為每
行設(shè)置1個統(tǒng)計器,LRU算法是把命中行的統(tǒng)計器清零,其他各行統(tǒng)計器加1 。當需要替代時淘汰行統(tǒng)計
器統(tǒng)計值最大的數(shù)據(jù)行出局 。這是一種高效、科學的算法,其統(tǒng)計器清零過程可以把一些頻繁調(diào)用后再
不需要的數(shù)據(jù)淘汰出Cache,提高Cache的利用率 。
緩存技術(shù)的發(fā)展
總之,在傳輸速度有較大差異的裝備間都可以利用Cache作為匹配來調(diào)治差距,或者說是這些個裝備
的傳輸通道 。在顯示體系、硬盤和光驅(qū),以及網(wǎng)絡(luò)通訊中,都需要使用Cache技術(shù) 。但Cache均由靜態(tài)
RAM組成,結(jié)構(gòu)復雜,成本不菲,使用現(xiàn)有工藝在有限的面積內(nèi)不可能做得很大,不過,這也正是技術(shù)
前進的源動力,有需要才有進步!
內(nèi)存在電腦中的重要性和地位僅次于CPU,其品質(zhì)的優(yōu)劣對電腦性能有至關(guān)重要的影響 。為充分發(fā)揮內(nèi)
存的潛能,必須在BIOS設(shè)置中對與內(nèi)存有關(guān)的參數(shù)進行調(diào)整 。下面針對稍老一點的支持Intel Pentium
Ⅲ、CeleronⅡ處理器的Intel 815E/815EP芯片組主板、VIA(威盛)694X芯片組主板和支持AMD Thunder
bird(雷鳥)、Duron(鉆龍)處理器的VIA KT133/133A芯片組主板,先容如何在最常見的Award BIOS 6.0
中優(yōu)化內(nèi)存設(shè)置 。對于使用較早芯片組的主板和低版本的Award BIOS,其內(nèi)存設(shè)置項相對要少一些,但
本文所先容的設(shè)置方法同樣是適用的 。
Intel 815E/815EP芯片組主板
在這類主板BIOS的Advanced Chipset Features(高級芯片組特性)設(shè)置頁面中一般包羅以下內(nèi)存設(shè)
置項:
Set SDRAM Timing By SPD(根據(jù)SPD確定內(nèi)存時序)
可選項:Disabled,Enabled 。
SPD(Serial Presence Detect )是內(nèi)存條上1個很小的芯片,它存儲了內(nèi)存條的工作參數(shù)信息 。如
果使用優(yōu)質(zhì)的品牌內(nèi)存,則可以將DRAM Timing By SPD設(shè)置成Enabled,此時,就無需對下面先容的
BIOS內(nèi)存參數(shù)進行設(shè)置了,體系會自動根據(jù)SPD中的數(shù)據(jù)確定內(nèi)存的運行參數(shù) 。有些兼容內(nèi)存的SPD是空
的或者感覺某些品牌內(nèi)存的SPD參數(shù)比較保守,想充分挖掘其潛能,則可以將該參數(shù)設(shè)置成Disabled
,這時候,就可以對以下的內(nèi)存參數(shù)進行調(diào)整了 。
SDRAM CAS Latency Time(內(nèi)存CAS延遲時間)
可選項:2,3 。
內(nèi)存CAS(Column Address Strobe,列地址選通脈沖)延遲時間節(jié)制SDRAM內(nèi)存接收到一條數(shù)據(jù)讀取
指令后要等待多少個時鐘周期才實際執(zhí)行該指令 。同時該參數(shù)也決定了在一次內(nèi)存暴發(fā)傳送過程中完成
第一部分傳送所需要的時鐘周期數(shù) 。這個參數(shù)越小,則內(nèi)存的速度越快 。在133MHz頻率下,品質(zhì)一般的
兼容內(nèi)存大部分只能在CAS=3下運行,在CAS=2下運行會使體系不穩(wěn)定、丟失數(shù)據(jù)甚至無法啟動 。CAS延遲
時間是1個非常重要的內(nèi)存參數(shù),對電腦性能的影響比較大,Intel與VIA就PC133內(nèi)存規(guī)范的不合也與
此參數(shù)有關(guān),Intel以為PC133內(nèi)存應(yīng)能穩(wěn)定運行于133MHz頻率、CAS=2下,而VIA以為PC133內(nèi)存能穩(wěn)定
運行于133MHz頻率便可,并未特別指定CAS值,因此Intel的規(guī)范越發(fā)嚴酷,一般只有品牌內(nèi)存才能夠滿
足此規(guī)范,所以大家感覺Intel的主板比較挑內(nèi)存 。
SDRAM Cycle Time Tras/Trc(內(nèi)存Tras/Trc時鐘周期)
可選項:5/7,7/9 。
該參數(shù)用于確定SDRAM內(nèi)存行拿獲時間和行周期時間的時鐘周期數(shù) 。Tras代表SDRAM行拿獲時間(Row
Active Time),它是為進行數(shù)據(jù)傳輸而開啟行單元所需要的時鐘周期數(shù) 。Trc代表SDRAM行周期時間(Row
Cycle Time),它是包括行單元開啟和行單元刷新在內(nèi)的整個過程所需要的時鐘周期數(shù) 。出于最佳性能
推薦閱讀
- mp3怎么下載歌曲?
- 太白粉是什么 太白粉是什么粉
- 諾基亞3110c--超高性價比
- 電腦中桌面上我電腦圖標不見具體解決方法
- 賣油翁人物描寫手法 賣油翁人物的描寫手法
- 想找這樣 的書??希望有人推薦一下!如何排除電腦故障
- 世界電信和信息社會日簡筆畫的教程世界電信和信息社會日簡筆畫的步驟
- 口碑最好的踏板摩托車 什么踏板摩托車最省油最便宜
- HKCG908手機內(nèi)置大容量ROM無法讀取的解決辦法
- H797拿到售后服務(wù)維修后出現(xiàn)的問題
